卡莱特取得箱体线性度修正相关专利,降低了 FPGA 内部的存储空间,使 FPGA 的性能和资源得到较高的优化

卡莱特取得箱体线性度修正相关专利,降低了 FPGA 内部的存储空间,使 FPGA 的性能和资源得到较高的优化
2024年09月08日 06:15 金融界网站

本文源自:金融界

金融界 2024 年 9 月 8 日消息,天眼查知识产权信息显示,卡莱特云科技股份有限公司取得一项名为“箱体线性度修正方法、装置、显示屏及显示控制方法“,授权公告号 CN114783367B ,申请日期为 2022 年 4 月 。

专利摘要显示,本发明公开一种箱体线性度修正方法、装置、显示屏及显示控制方法,包括:存储 LED 箱体对应的灰阶‑亮度表,灰阶‑亮度表包括多个预选灰阶以及每个预选灰阶对应的目标亮度值,预选灰阶的第一确定方法包括:获取预设的第一划分项数 N,根据第一划分项数 N 将 LED 箱体的灰阶等分成 N 个灰阶分项,并确定出每个灰阶分项中的分界灰阶,将每个灰阶分项中的分界灰阶作为预选灰阶;根据灰阶‑亮度表以及 LED 箱体中每个灯点的灰阶,确定 LED 箱体中每个灯点对应的目标亮度值;将 LED 箱体中每个灯点的亮度值调整为对应的目标亮度值,以修正 LED 箱体的线性度。本发明的修正方法、装置、显示屏及显示控制方法,降低了 FPGA 内部的存储空间,使 FPGA 的性能和资源得到较高的优化。

财经自媒体联盟更多自媒体作者

新浪首页 语音播报 相关新闻 返回顶部