致真存储申请一种概率器件的读写电路等专利,能够防止写入操作对读取操作干扰

致真存储申请一种概率器件的读写电路等专利,能够防止写入操作对读取操作干扰
2024年10月29日 13:10 金融界网站

本文源自:金融界

金融界2024年10月29日消息,国家知识产权局信息显示,致真存储(北京)科技有限公司申请一项名为“一种概率器件的读写电路、方法以及阵列”的专利,公开号CN 118824315 A,申请日期为2024年9月。

专利摘要显示,本申请提供了概率器件的读写电路、方法以及阵列,涉及集成电路设计技术领域。包括偏置模块、概率器件、初始化基底电压模块及监测模块。偏置模块连接概率器件的第一端,初始化基底电压模块的第一端连接概率器件的第二端,第二端与监测模块连接。偏置模块用于向概率器件提供写入电流;概率器件在写入电流的作用下,偏置到对应的阻态;初始化基底电压模块用于生成初始化电压,并向概率器件提供读取电流,概率器件根据读取电流和对应的阻态,在其第二端产生读取电压,初始化基底电压模块还用于根据读取电压和初始化电压生成比较电压,输出至监测模块;监测模块用于根据比较电压,输出概率器件的阻态。本申请能够防止写入操作对读取操作干扰。

财经自媒体联盟更多自媒体作者

新浪首页 语音播报 相关新闻 返回顶部