上海安路信息科技股份有限公司申请FPGA芯片的层次化静态时序分析方法及系统专利,提高了分析准确性和效率

上海安路信息科技股份有限公司申请FPGA芯片的层次化静态时序分析方法及系统专利,提高了分析准确性和效率
2024年11月27日 21:16 金融界网站

本文源自:金融界

金融界2024年11月27日消息,国家知识产权局信息显示,上海安路信息科技股份有限公司申请一项名为“FPGA芯片的层次化静态时序分析方法及系统”的专利,公开号CN 119026542 A,申请日期为2024年7月。

专利摘要显示,本申请涉及集成电路设计领域,公开了一种FPGA芯片的层次化静态时序分析方法及系统。该方法包括:为FPGA芯片中的每个功能模块的不同工作模式生成包含时序模型信息和延时信息的Liberty文件;在文件中为每个功能模块的时序弧标记关键字;获取FPGA芯片的网表信息,并查找匹配的时序弧;根据时序弧的参考时钟位置选择时序图建模或输入输出端口延时建模方法;基于构建的时序模型进行静态时序分析;生成时序分析报告。本方法通过采用标准Liberty文件格式和灵活的建模策略,实现了FPGA时序分析与业界标准工具的一致性,提高了分析准确性和效率,简化了工程实践流程,增强了对复杂FPGA设计的适应性。

财经自媒体联盟更多自媒体作者

新浪首页 语音播报 相关新闻 返回顶部